:

Szerző: Bodnár Ádám

2004. április 19. 10:19

Új információk láttak napvilágot a következő generációs AMD processzorokról

A Michigan Egyetem diákjainak tartott előadásán Jerry Moench, a K9 kódnevű AMD processzor vezető tervezője számos részletet hozott nyilvánosságra az új lapkáról, illetve a 90 nanométeres csíkszélességű technológiára való áttérésől.

A Michigan Egyetem diákjainak tartott előadásán Jerry Moench, a K9 kódnevű AMD processzor vezető tervezője számos részletet hozott nyilvánosságra az új lapkáról, illetve a 90 nanométeres csíkszélességű technológiára való áttérésől.

Moench elmondta, hogy a K9 a korábbi pletykáknak megfelelően az Intel Pentium 4-hez hasonló "trace cache" gyorsítótárat tartalmaz, vagyis az elsőszintű utasításcache a dekóder után található meg. A gyorsítótárban nem x86 utasítások, hanem dekódolt mikroutasítások találhatók. E megoldás révén magasabb órajel érhető el, ugyanis csak ritkábban van szükség a dekóderre, így ennek esetleges lassú működése nem fogja vissza a processzort.

Az AMD mérnöke emellett említette a 90 nanométeres csíkszélességgel gyártott K8 lapkák érdekességeit is. Ha hihetünk Moench szavainak, akkor az új technológiával gyártott K8 (Hammer) chipekben a másodszintű gyorsítótár nem a processzor órajelével, hanem még az órajel felénél is alacsonyabb frekvencián üzemel majd, a processzorba integrált memóriavezérlő pedig a magsebesség felén ketyeg. Ez azt jelenti, hogy az ősszel debütáló, 90 nanométeres csíkszélességű AMD lapkák teljesítménye azonos órajelen valószínűleg kisebb lesz, mint a jelenleg elérhető, 130 nanométeres változatoké.

a címlapról